PatentesOnline - Pesquisa de Patentes no Brasil

Classificação de Patentes

Índice:
H Eletricidade
H03 Circuitos eletrônicos básicos
H03M Codificação; decodificação ou conversão de código, em geral
Classificação Descrição
H03M 1/00 Conversão analógica/digital;conversão digital/analógica
H03M 1/02 Conversores analógico/digitais reversíveis
H03M 1/06 Compensação ou prevenção contínua da influência indesejável de parâmetros físicos
H03M 1/08 De ruído
H03M 1/10 Calibragem ou teste
H03M 1/12 Conversores analógico/digitais
H03M 1/14 Conversão por etapas, com cada etapa envolvendo meios de conversão iguais ou diferentes e liberando mais de um bit
H03M 1/18 Controle automático para modificação da faixa de sinais que o conversor pode manipular, por ex., Faixa de ganho
H03M 1/22 Do tipo padrão de leitura
H03M 1/24 Utilizando leitora e disco ou tiras relativamente móveis
H03M 1/26 Com codificação ponderada, i.E., O peso dado a um dígito depende da posição do dígito dentro do bloco ou do código de
H03M 1/34 Valor analógico comparado comvalores de referência
H03M 1/36 Apenas simultaneamente, i.E., Do tipo paralelo
H03M 1/54 Amostragem e retenção do sinal de entrada com retorno linear ao nível de referência
H03M 1/56 Comparação do sinal de entrada com uma rampa linear
H03M 1/58 Conversão não linear
H03M 1/60 Com conversão intermediária para frequência de pulsos
H03M 1/66 Conversores digitais/analógicos
H03M 11/00 Codificação em conexão com teclado ou dispositivos semelhantes, i.E., Codificação da posição das teclas
H03M 11/04 Codificação de teclas de multifunção
H03M 11/24 Utilizando meios análógicos
H03M 13/00 Codificação, decodificação ou conversão de código para detecção de erro ou correção de erro;assunções básicas da teoria
H03M 13/01 Assunções básicas da teoria de codificação;limites de codificação;métodos de avaliação da probabilidade de erros;modelos
H03M 13/02 H03M 13/02
H03M 13/03 Correção de detecção de erro ou erro dianteiro por redundância em representação de dados ou seja, palavras de código
H03M 13/05 Utilizando códigos de bloco ou seja, um número pré
H03M 13/09 Somente detecção de erro, por ex., Utilizando códigos de verificação cíclica de redundância (crc) ou bits de uma
H03M 13/11 Utilizando bits de paridade múltipla
H03M 13/12 H03M 13/12
H03M 13/13 Códigos lineares
H03M 13/15 Códigos cíclicos ou seja, deslocamentos cíclicos de palavras de código produzem outras palavras de código, por ex.,
H03M 13/19 Correção de erro único sem utilização de propriedades particulares dos códigos cíclicos, por ex., Códigos hamming,
H03M 13/21 Códigos não lineares, por ex., Conversão de palavra
H03M 13/22 H03M 13/22
H03M 13/23 Utilizando códigos convolucionais, por ex., Códigos de memória unitária
H03M 13/25 Detecção de erro ou correção de erro dianteiro por codificação de espacejamento de sinal ou seja, acrescentando
H03M 13/27 Utilizando técnicas de entrelaçamento ("interleaving")
H03M 13/29 Combinando dois ou mais códigos ou estruturas de código, por ex., Códigos deproduto, códigos de produto generalizados,
H03M 13/31 Combinando códigos para detecção ou correção de erros e utilização eficiente do espectro
H03M 13/35 Proteção de erro desigual ou adaptativo, por ex., Fornecendo um nível de proteção diferente de acordo com o significado
H03M 13/37 Métodos ou técnicas de decodificação não específicos aos tipos particulares de codificação fornecidos nos grupos
H03M 13/39 Estimativa de sequência ou seja, utilizando métodos estatísticos para reconstrução dos códigos originais
H03M 13/41 Utilizando o algoritmo de viterbi ou os processadores de viterbi
H03M 13/45 Decodificação por decisão programada ("soft decoding") ou seja, utilizando informação confiável de símbolos
H03M 13/47 Detecção de erro, correção ou proteção de erro dianteiro não fornecido nos grupos
H03M 3/00 Conversão de valores analógicos em, ou a partir de modulação diferencial
H03M 3/02 Modulação delta, i.E., Modulação diferencial de um bit
H03M 3/24 H03M 3/24
H03M 5/06 Representação de código, por ex., Transição para um dado elemento binário dependendo somente da informação deste
H03M 5/08 Representação do código pela largura dos pulsos
H03M 5/12 Código de nível bifásico, por ex., Código de fase dividida, código de manchester;código espaço ou marca bifásico, por
H03M 5/14 Representação do código, por ex., Transição, para um elemento binário dado, dependendo da informação de um ou de vários
H03M 7/00 Conversão de um código onde a informação é representada por uma dada sequência de números ou dígitos para um código em
H03M 7/02 Conversão em, ou a partir de, códigos ponderados, i.E., O peso dado a um dígito depende da posição do dígito dentro do
H03M 7/14 Conversão em, ou a partir de códigos não ponderados
H03M 7/20 Conversão em, ou a partir de, códigos n
H03M 7/26 Conversão em, ou a partir de, códigos estocásticos
H03M 7/30 Compressão;expansão;supressão de dados desnecessários, por ex., Redução da redundância
H03M 7/32 Conversão em, ou a partir de, uma modulação delta, i.E., Modulação diferencial de um bit
H03M 7/36 Conversão em ou a partir de, uma modulação diferencial de vários bits, i.E., A diferença entre amostras sucessivas sendo
H03M 7/40 Conversão em, ou a partir de, códigos com comprimentos variáveis, por ex., Código shannon
H03M 7/42 Utilizando busca em tabela para a codificação ou decodificação, por ex., Utilizando uma memória somente de leitura
H03M 7/46 Conversão em, ou a partir de, códigos de comprimento corrido (run
H03M 7/50 Conversão em, ou a partir de, códigos não lineares, por ex., Compressão seguida de expansão ("companding")
H03M 9/00 Conversão paralela/série ou ;vice

Exemplos de patentes nesta classificação:

  • Permutação intra-linhas para turbo código.

    "Permutação intra-linhas para turbo código". Um intercalador no qual um quadro de dados a ser intercalado é armazenado em pelo menos uma porção de um arranjo tendo r linhas e c colunas, a porção tendo n~ r~^ (<124>)^ linhas e n~ c~^ (<124>)^ colunas que satisfazem a desigualdade n~ r~^ (<124>)^ x n~ c~^ (<124>-1)^ < l < n~ r~^ (<124>)^ x n~ c~^ (<124>)^ onde n~ c~^ (<124>) é um número primo e n~ c.

    PI0009717-9

  • Arquitetura de buffer para um decodificador turbo.

    "Arquitetura de buffer para um decodificador turbo". Uma arquitetura de buffer ou acumulador para armazenar resultados intermediários (isto é, dados app) para um decodificador turbo. Para aumentar a capacidade de acesso a arquitetura de buffer é projetada para dar suporte a acesso concomitante de dados app para dois ou mais bits para cada ciclo de acesso. Tal é obtido pela partição do buffer em um.

    PI0209559-9

  • Dispositivo e método de entrelaçamento e desentrelaçamento para sistema de comunicação.

    Dispositivo e método de entrelaçamento e desentrelaçamento para sistema de comunicação um método para entrelaçar dados de entrada tendo um tamanho diferente de um múltiplo de 2^ m^ (m>1) é revelado. O método compreende o armazenamento seqüêncial de dados de entrada em uma memória; acrescentar um valor de deslocamento ao tamanho dos dados de entrada para fornecer um endereço virtual com tamanho 2^ .

    PI9907844-9

  • Sistema de comunicação de banda passante para transmitir eficientemente sinais de banda passante.

    "Sistema de comunicação de banda passante para transmitir eficientemente sinais de banda passante". Um sistema de comunicação de banda passante (60) como, por exemplo, um sistema de televisão a cabo, inclui um caminho para frente para transmitir informação de um equipamento da extremidade de entrada para os assinantes e o caminho inverso para transmitir informação dos assinantes para os equipament.

    PI0015044-4

  • Aparelho para converter um sinal balanceado analógico em um sinal digital.

    Um aparelho para converter um sinal balanceado analógico (vin+ +vin) em um sinal digital por redistribuição de carga numa pluralidade de capacitores (1-5, 1'-5'). Estes são agrupados em duas séries epelo menos uma fase de aproximação podem ser seletivamente ligados com duas tensões de referência diferentes (vr, terra) com o auxílio de comutadores (6-10,6'-10'). As séries de capacitores são individ.

    PI8707252-1

  • Dispositivo decodificador de canal, e, processo de codificação de canal.

    "Dispositivo decodificador de canal, e, processo de codificação de canal". É descrito um dispositivo codificador de canal. No dispositivo, um insersor de bit insere bits conhecidos em uma corrente de bits de dados de entrada em posições predeterminadas. Um codificador de canal codifica a corrente de bits de dados inserida de bits para gerar símbolos codificados. Um conjugador de taxa conjuga uma t.

    PI9906479-0

  • Aparelho e processo para digitalizar uma forma de onda analógica.

    O presente invento trata de um sistema para converter formas de onda de entradaanalógicas em sinaisdigitais. O sistema reduz a velocidade de transmissão de bits requerida para a transmissão de sinaisatravés de um canal de transmissão, de tal maneira que os sinais analógicos reproduzidos no receptor são ainda percebidos como sendo de qualidade subjetivamente alta ao sistema sensório humano, por exe.

    PI8506399-1

  • Sistema e método de decodificação de dados codificados e meio de instruções legivél por computador.

    "Sistema e método de decodificação de dados codificados e meio de instruções legível por computador". Um sistema e método para decodificar dados codificados, empregando um analisador e pelo menos um decodificador. O analisador recebe e analisa os dados codificados em uma pluralidade de fluxos de dados analisados, com cada um dos fluxos de dados analisados incluindo uma porção dos referidos dados c.

    PI0104453-2

  • Conversor analógico para digital.

    "Conversor analógico para digital" a demanda sobre conversor a/d de muito alta resolução pode ser eliminada utilizando o conversor inventado a/d de ponto flutuante quando a resolução é utilizada simplesmente para cobrir a faixa dinâmica de sinal ao invés da precisão de quantização. Isto pode ser conseguido produzindo m(>1) sinais analógicos amplificados com amplificações 2^ (i-1)k^ onde k= constan.

    PI9913067-0

  • Compressão de dados através da codificação da informação em grandes números.

    Compressão de dados através da codificação da informação em grandes números. Ou mais especificamente um algoritmo que é capaz de reduzir o espaço ocupado por dados num determinado dispositivo pela aproximação de números grandes. Números grandes são aqueles que precisam ser expressos por mais que sessenta e quadro bits, encadeados de qualquer maneira. Trata-se de um algoritmo que poderá, através de.

    PI0800588-5A2

  • Codificador serial de taxa de dados dupla.

    Codificador serial de taxa de dados dupla. Um codificador serial de taxa de dados dupla é provido. O codificador serial compreende um mux possuindo uma pluralidade de entradas, uma pluralidade de latches acoplada às entradas do mux, um habilitador para habilitar os latches para que atualizem suas entradas de dados, e um contador para selecionar uma dentre a pluralidade de entradas do mux para saíd.

    PI0518262-0

  • Decodificador de verificação de paridade de baixa densidade (ldpc).

    " Decodificador de verificação de paridade de baixa densidade ( ldpc) " um receptor de satélite compreende um primeiro plano, um demodulador e um decodificador de ldpc. O primeiro plano recebe um sinal codificado de ldpc dvb-s2 e provê um sinal convertido descendentemente para o demodulador. O último demodula o sinal convertido descendentemente e provê um sinal demodulado para o decodificador de l.

    PI0515948-2

  • Intercalador de códigos turbo cdma2000 de multi-direcional acesso alfatório.

    "Intercalador de código turbo cdma2000 multi-direcional de acesso aleatório". É descrito um intercalador que implementa o algoritmo intercalador turbo lcs utilizado pelo padrão cdma2000. O intercalador inclui uma primeira unidade computacinal para receber um endereço de entrada e computar um primeiro endereço intercalado seqüencial durante um primeiro ciclo de clock em resposta ao mesmo. Uma segun.

    PI0207522-9

  • Sistema, e, método.

    "Sistema, e, método". Um sistema (10) e método que geram fluxos de bits que resultam em ganhos de compressão mais altos. O sistema é afim a um sdm de 1 bit. Internamente, o sistema (10) tenta encontrar a melhor seqüência de bit possível traçando n soluções possíveis em cada instante do tempo. Em uma implementação, o sistema tem n > i estruturas de caminho de treliça (20). Cada caminho é usado para.

    PI0415074-0

  • Codificação sem perdas de informações com taxa de bits máxima garantida.

    Codificaçao sem perdas de informaçoes com taxa de bits maxima garantida. Uma representação codificada compacta de valores de informação que não ultrapassem uma dimensão predefinida pode ser obtida quando uma primeira regra de codificação gerando uma representação codificada dos valores de informação de comprimento variável é comparada a uma segunda regra de codificação gerando uma representação co.

    PI0611546-2A2

  • Diferenciação entre faixas de entrada em um teclado passivo.

    Patente de invenção: diferenciação entre faixas de entrada em um teclado passivo. Um método e circuito para o processamento de fechamentos de chave em uma rede passiva (100) possuindo chaves (s1 ... Sn). A rede passiva (100) gera uma voltagem de saída em resposta a um fechamento de chave. O circuito compreende um circuito de comparação (206), acoplado à rede passiva, para comparação da voltagem de.

    PI9910615-9

  • Método de decodificar iterativamente um quadro turbo codificado e turbo decodificador.

    "Método de decodificar iterativamente um quadro turbo codificado e turbo decodificador". Um turbo decodificador iterativo no qual bits suaves) de um sinal recebido são repetidamente submetidos ao método de decodificação por um primeiro decodificador associado com um primeiro codificador no transmissor, intercalação por um intercalador associado com um intercalador no transmissor., Decodificação po.

    PI0108983-8

  • Método e equipamento para decodificação.

    "Método e equipamento para decodificação". Um método e um equipamento para decodificação incluem prover capacidade para decodificação de símbolos de dados que foram codificados em um transmissor por um código concatenado em série ou código turbo em uma forma de processamento em paralelo. O receptor ao tomar conhecimento do método de codificação pode reconfigurar a seleção de símbolos de dados a pa.

    PI0110840-9

  • Adaptador para sinalização de canal virtual em transport stream de tv digital.

    Adaptador para sinalização de canal virtual em transport stream de tv digital. A presente invenção proporciona a preservação da identidade dos radiodifusores ao alterar o número do canal virtual de retransmissoras de tv digital em todo o território coberto pela programação. Dispensando o uso de multiplexadores para esta finalidade, o adaptador da invenção varre os bits de transport streams em busc.

    PI0800242-8A2

  • Estrutura de memória para decodificador map.

    Patente de invenção: "estrutura de memória para decodificador map". A presente invenção consiste de uma nova e aperfeiçoada técnica de decodificação com particular aplicação a técnicas de codificação turbo, ou iterativas. De acordo com uma modalidade da invenção, um sistema para decodificação inclui uma ram deintercaladora de canal para armazenar um bloco de estimativas de símbolos, um conjunto de.

    PI9912990-6

  • Memória deintercaladora repartida para decodificador map.

    "Memória deintercaladora repartida para decodificador map". A presente invenção consiste de uma nova e aperfeiçoada técnica de decodificação com particular aplicação a técnicas de codificação turbo, ou iterativas. De acordo com uma modalidade da invenção, um sistema para decodificação inclui uma ram deintercaladora de canal para armazenar um bloco de estimativas de símbolos e para ler pelo menos t.

    PI9912989-2

  • Sistema de numeração base 10.000 - Algarismo leak.

    Patente de invenção: "sistema de numeração base 10.000 - Algarismo leak", o qual possui uma base de indexação incremental capaz de ampliar milhares de vezes a atual capacidade do sistema numérico decimal, através de um sistema e numeração cuja base numérica incremendal seja 10.000 Em 10.000, Utilizando algarismos especialmente criados, constituindo um conjunto de regras que propiciará representaçã.

    PI9503230-4

  • Método e dispositivo de codificação de dados, e transmissor e receptor para um sistema de comunicação.

    Patente de invenção: "modulação de codificação em treliça cíclica". Um método universal de codificação em treliça de sinais mapeados de acordo com qualquer formato de constelação de sinais envolvendo a construção de uma tabela de saídas de um dispositivo codificador e uma tabela de transição de estados. A tabela de saídas do dispositivo codificador define o símbolo de um dispositivo codificador se.

    PI9509908-5

  • Sistema de correção automática de erros em transmissão de dados digitais.

    Refere-se a presente invenção a um sistema de correção automática de erros em transmissão de dados digitais compreendendo um dispositivo codificador (6), capaz de gerar uma tabela de códigos com comprimentos e distância hamming compatíveis com o conjunto de mensagens a ser transmitido, e um dispositivo decodificador (7) capaz de detetar e corrigir múltiplos erros nas mensagens recebidas, referido .

    PI9201690-1

  • Circuito conversor analógico/digital.

    Com este circuito eletrônico faz-se a conversão de sinais analógicos em digitais; utiliza amplificadores operacionais que operam em uma faixa de tensão de -v a +v com características lineares; onde a tensão analógica é convertida em digital, expressa no código de gray, que pode ser convertido no código binário puro por um circuito combinacional onde o sinal de entrada origina o bit mais significat.

    PI9202359-2

  • Erro para multimídia.

    Processo para prevenção de erro para multimídia. Processo para prevenção de erro para multimídia aperfeiçoando a recuperação de dados e produtividade do canal nos canais que causam um erro aleatório e um erro por ruptura através da utilização de um código convolucional puncionado a taxa compatível (rcpc) e uma retransmissão automática sob solicitação (arq). Em um processo de decodificação de uma p.

    PI9806956-0

  • Processo de codificação para um sinal digital.

    Em um aparelho de codificação eficiente para um sinal digital, que é adaptado para transformar um sinal digital de entrada em um sinal na base de frequência para dividir o sinal na base de frequência em componentes de sinal em cada um dos blocos para codificar os componentes de sinal em cada um dos blocos por número de bits auto-adaptavelmente alocados, uma abordagem é empregada para transformar o.

    PI9204799-8

  • Método para construir uma árvore de palavra de código de huffman adaptável.

    Patente de invenção: "método para construir uma árvore de palavra de código de huffman adaptável". Muitos algorítmos de compressão necessitam que o compressor gere árvores (tabelas) com propósitos de codificação. Para gerar a árvore ótima para um conjunto de símbolos de huffman ou leva tempo demais ou requer equipamento demais. Esta invenção propõe separar os símbolos em grupos de acordo com a fre.

    PI9901675-3

  • Converso de luz multicolor.

    Patente de invenção de um conversor, que transforma sons, ultrassons, sinais de áudio ou rádio freqúência em luzes coloridas, que variam de cor de acordo com a variação da freqúência dos sinais a serem convertidos.

    PI9203603-1

  • Um atenuador seletivo de sinal de alta potência e método de atenuação.

    "Um atenuador seletivo de sinal de alta potência e método de atenuação". O atenuador seletivo de sinais de alta potência inclui um atenuador que atenua sinais analógicos principais e um primeiro conversor analógico para digital que converte a saída do atenuador em digital. Um conversor digital para analógico reconverte a saída digital do primeiro adc em analógica e um cancelador recebe os sinais p.

    PI0101070-0

  • Método para a compressão e descompressão de um conjunto de dados.

    Um mecanismo de compressão e um mecanismo de descompressão situam-se numa memória de um conjunto deequipamentos de processamento da dados. Este conjunto de equipamentos de processamento de dados se comunica com outro por intermédio de rneios de entrada/saída e de uma rede de telecomunicações. Quando uma mensagem, que deve ser comunicada ao outro processador de dados, está pronta para a transmissão.

    PI8602558-9

  • Método e equipamento para computar medidas de entrada de decisão suave para um decodificador turbo.

    " Método e equipamento para computar medidas de entrada de decisão suave para um decodificador turbo". Um método e equipamento para computar medidas (metrics) de entrada de decisão suave em um decodificador turbo inclui circuitos associados com a modulação por deslocamento de fase de 8 níveis (8psk) e a modulação de amplitude em quadratura de 16 níveis (16qam). Em ambas as implementações as medida.

    PI0109045-3

  • Método de monitoramento da capacidade funcional de um seletor de derivação.

    Método de monitoramento da capacidade funcional de um seletor de derivaçãoum método de monitoramento da capacidade funcional de um seletor de derivação ativável para realizar comutação entre cargas, compreende as etapas de medir periodicamente um parâmetro, tal como o torque de um eixo de transmissão, do seletor de derivação, detectar a posição do seletor de derivação durante o processo de comutaç.

    PI9805104-0

  • Dispositivo de decodificação de canal, e, processo de decodificação de canal.

    "Dispositivo de decodificação de canal, e, processo de decodificação de canal". Um dispositivo de decodificação de canal para um receptor que recebe símbolos codificados inserindo pelo menos um bit específico em dados de quadro em uma posição predeterminada. No dispositivo de decodificação de canal, um inseridor de símbolo recebendo os símbolos, insere um símbolo tendo um valor específico em posiç.

    PI9906668-8

  • Sistema de codificação.

    "Sistema de codificação", notadamente para uso como código de identificação em produtos de naturezas diversas, destacando-se por impor uma nova tecnologia na área de codificação e leitura de mensagens a serem interpretadas por equipamentos eletrônicos, ópticos e outros, com a finalidade de estabelecer códigos de acesso, determinação de preços e outras funções, sendo, em sua concepção básica, compo.

    PI9104652-1

  • Gerenciador digital de telemedição.

    Patente de invenção de "gerenciador digital de telemedição". Descreve-se um gerenciador digital de telemedição, o qual compreende um placa de controle (300), associada a um conjunto de placas compatibilizadoras (100) que convertem um grande número de sinais analógicos à níveis digitais, formadas por circuitos impressos, cujos integrados se dispôem de maneira adequada, visando permitir um melhor de.

    PI9505296-8

  • Sistema de modulação digital utilizando conjunto de códigos estendidos.

    "Sistema de modulação digital utilizando conjunto de códigos estendidos". Um sistema (de) modulação digital utiliza um grande conjunto de código de m códigos para códigos de comprimento n, onde m > n, para prover uma taxa de dados ampliado quando mantendo o ganho codificado. Por exemplo, o sistema pode usar 16 códigos diferentes cada qual possuindo um comprimento de 11 chips em um conjunto de códi.

    PI9901243-0

  • Codificações em turbo com transmissão e processamento de dados em estágios.

    Patente de invenção: "codificações em turbo com transmissão e processamento de dados em estágios".Codificação em turbo em um sistema de comunicações envolve codificar/decodificar informações em estágios de maneira a evitar a retransmissão de um pacote de l-bit completo com a ocorrência de um erro de pacote. Adicionalmente, a um conjunto de bits de código gerados por um codificador utilizando um es.

    PI9804859-7

  • Troca de mensagens de blocos componentes intradecodificador.

    "Troca de mensagens de blocos componentes intradecodificador". É descrito um decodificador e método de decodificação nos quais uma síndrome é calculada a partir de uma palavra de código em um gerador (410) de síndrome, um polinômio de erro é gerado com base na síndrome em um gerador (420) de polinômio de erro, uma posição de erro é determinada a partir do polinômio de erro no gerador (430) de posi.

    PI0302820-8

  • Conversor analogico/digital.

    Para conversão de sinais analógicos em digitais de 12bits desenvolvido para microcomputadores, composto de dois módulos interligados por um cabo plano de 34 vias, o primeiro módulo denominado "módulodigital" e consistindo de um cartão ou placa de circuito impresso com circuitos integrados de funções múltiplas, que é ligado diretamente a um dos conectores existentes dentro do micro e o segundo módu.

    PI8505360-0

  • Dispositivo deintercalação/desintercalação e método para sistema de comunicação.

    Dispositivo de intercalação/desintercalação e método para sistema de comunicação um dispositivo para armazenar seqüencialmente símbolos de bits de entrada de um dado tamanho de intercalador n em uma memória em um endereço de 1 a n a ler os símbolos de bits armazenados da memória. O dispositivo compreende uma tabela de consulta para fornecer uma primeira variável m e uma segunda j satisfazendo a eq.

    PI9907083-9

  • Processo e aparelho para decodificar um código de correção de erros.

    Processo para decodificar código de correção erros no qual um primeiro código de correção de (n1, k1) (onde n1 indica o comprimento de código) é codificado para cada k1 símbolos de informação dispostos em cada coluna e um segundo código de correção de erros de (n2, k2) (onde n2 indica o comprimentode código) são codificados para cada l2 símbolos de informação dispostos em cada fileira de um conjun.

    PI8407228-8

  • Processo e aparelho de codificação/decodificação de dados digitais.

    Processo e aparelho de codificação/decodificação de dados digitais. Um processo e aparelho de codificação/decodificação de dados digitais é suprido. O processo de codificação inclui as fases de representação dos respectivos dados digitais por dígitos de um mesmo número predeterminado e codificação dos dados digitais representados por dígitos do mesmo número por um processo de codificação predeter.

    PI9705603-0

  • Intercalação de bloco para turbo codificação.

    "Intercalação de bloco para turbo codificação". Um intercalador recebe quadros de dados de entrada do tamanho n. O intercalador indexa os elementos do quadro com um arranjo de índice de n~ 1~ x n~ 2~. O intercalador então efetivamente reorganiza (permuta) os dados pela permuta das linhas do arranjo do índice. O intercalador utiliza a equação i(j,k)=i(j,(<244>~ j~k+<225>~ j~)modp) para permutar as .

    PI0007468-3

  • Aparelho e método para gerar códigos em sistema de comunicação.

    "Aparelho e método para gerar códigos em sistema de comunicação". Um aparelho gerador de qctc (código turbo quase-complementar) tendo: um codificador turbo para gerar uma seqüência de símbolos de informação e uma pluralidade de seqüências de símbolos de paridade ao codificar a seqüência de símbolos de informação; um entrelaçador de canal para entrelaçar individualmente as seqüências de símbolos, g.

    PI0204043-3

  • Dispositivo de turbo codificação, e, processo para inserir um bit específico em um turbo codificador.

    "Dispositivo de turbo codificação, e, processo para inserir um bit específico em um turbo codificador". Um dispositivo de turbo codificação inclui um inseridor de bit para inserir pelo menos um bit específico em uma última posição de um fluxo de bit de dados sendo introduzido a um primeiro codificador constituinte, e inserir pelo menos um bit específico em uma última posição de um fluxo de bit de .

    PI9906704-8

  • Processo e aparelho de codificação/decodificação com escala.

    Processo e aparelho de codificação/decodificação com escala. É fornecido processo e aparelhagem para decodificação/codificação de áudio com escala. Para codificar um sinal de áudio em grupamentos de dados assentados apresentando uma camada de base e pelo menos uma camada de acentuação, o processo de codificação inclui as etapas de mapeamento de freqüência/tempo dos sinais de entrada de áudio e qua.

    PI9804457-5

  • Método e aparelho decodificador em treliças parcialmente paralelo.

    Método e aparelho decodificador em treliças parcialmente paralelo o decodificador em treliças parcialmente paralelo com equalizador (360) utiliza múltiplos estimadores de canal (377, 379) porém menos de um estimador de canal independente para cada estado. O conjunto de informações de estado do estado com a melhor métrica de estado como computado durante o período de tempo anterior é utilizado para.

    PI0003745-1

  • Aparelho e método para gerar e decodificar códigos em um sistema de comunicação.

    "Aparelho e método para gerar e decodificar códigos em um sistema de comunicação". Um aparelho gera códigos turbo quase-complementares em um sistema de comunicação. O aparelho inclui um codificador turbo, um entrelaçador para entrelaçar símbolos emitidos do codificador turbo de acordo com uma regra dada, e um gerador de código para gerar os códigos turbo quase-complementares ao perfurar e repetir .

    PI0204147-2

  • Placa para digitalizar oscilógrafo semi-digital.

    Descreve-se uma placa para digitalizar oscilógrafo semidigital, o qual compreende uma placa sobre a qual se situam circuitos de controle, como o circuito de controle de disparo (2), do controle do serviço (3), do controle da seqúência (4) e uma linha de buffers (6), interligados entre si e com meios para permitir o acoplamento entre um oscilógrafo (1) e um microcomputador (5), que gerenciará toda .

    MU7201166-1

  • Decodificador map altamente paralelo.

    "Decodificador map altamente paralelo". Um sinal codificado é decodificado usando-se decodificação a posteriori máxima (map - maximum a posteriori). Cada uma dentre várias máquinas map (104) decodifica uma correspondente porção (102) diferente de um frame (100) de estimativas de símbolos. A porção terminal (103) de cada porção é decodificada para um valor de inicialização (105) para a máquina map .

    PI0009443-9

  • Aparelho e método de codificação/decodificação em um sistema de comunicação.

    "Aparelho e método de codificação/decodificação em um sistema de comunicação". Um aparelho para codificar uma seqüência de bits de informação e gerar símbolos codificados em um sistema de comunicação que transmite dados de pacote e a seqüência de bits de informação para controlar a transmissão dos dados de pacote. Um codificador codifica a seqüência de bits de informação a uma velocidade de codifi.

    PI0206914-8

  • Método e aparelho para desentrelaçar um fluxo de dados entrelaçado em um sistema de comunicação.

    "Método e aparelho para desentrelaçar um fluxo de dados entrelaçado em um sistema de comunicação". Um aparelho e método para ler símbolos gravados por desentrelaçamento para decodificar um pacote de codificador gravado em um receptor para um sistema de comunicação móvel que suporta codificação turbo e entrelaçamento, tal que o pacote de codificador codificado por turbo/entrelaçado tem um valor de .

    PI0306671-1

  • Método de quantificação para decodificador iterativo em um sistema de comunicação.

    Método de quantificação para decodificador iterativo em um sistema de comunicação um método de quantificação para um decodificador iterativo. No método de quantificação, os níveis de sinais recebidos são divididos igualmente a intervalos predeterminados dentro de uma faixa de 2^ n^ (n é uma integral positiva) vezes maior do que a faixa de nível de sinal de transmissão do transmissor, e o nível do .

    PI9916640-2

  • Formatação adaptável de comunicação.

    Formatação adaptável de comunicação. A presente invenção é um processo para aperfeiçoar o desempenho de transferência de dados através de redes de comunicação conectando redes de dados e usuários e usando formatação de comunicação adaptável. A formatação de comunicação adaptável inclui codificação (ou compressão) dos dados e utilização de esquemas de controle de erros para reduzir a quantidade de .

    PI9806549-1

  • Método e equipamento para processamento eficiente de sinal em um sistema de comunicação.

    "Método e equipamento para processamento eficiente de sinal em um sistema de comunicação". São fornecidos um método e equipamento para processamento eficiente de sinal em um sistema de comunicação. O processamento do sinal para transmissão pode incluir a codificação de um bloco de dados em uma taxa de codificação 1/r. A codificação produz r símbolos de dados para cada bit de dados no bloco de dado.

    PI0114237-2

  • Intercalador e método de intercalação em um sistema de comunicação.

    "Intercalador e método de intercalação em um sistema de comunicação". Um intercalador p-bro e um método para otimizar parâmetros de acordo com um tamanho do intercalador para o intercalador p-bro. O intercalador p-bro dispõe seqüencialmente, por colunas, um fluxo de dados de entrada de tamanho n em uma matriz tendo 2m linhas e (j-1) colunas, e r linhas em uma j^ ésima^ coluna, entrelaça por p-bro .

    PI0302968-9

  • Circuito de controle de realimentação de capicitância comutada e modulador sigma-delta usando o mesmo.

    A presente invenção refere-se a um circuito de controle de realimentação de capacitância comutada incluindo a ligação em uma cascata de dispositivo de entrada de sinais de capacitância comutada e dispositivo de processamento de sinais, dito dispositivo de entrada incluindo dispositivo de regulação de tempo provendo sinais de regulação de tempo, dispositivo de capacitância. E dispositivo de comutaç.

    PI8501066-9

  • Circuito de supervisão.

    Adaptado para uso num circuito integrado fig. 1 (20) Para supervisionar a execução do programa de uma unidade de processamento que gera um sinal de reinício figs.1, 7 (64) Num ciclo de serviço particular nas condições apropriadas de execução do programa fig. 8 (Vr) e num ciclo indesejável de serviçoem condições impróprias de execução do programa. O circuito de supervisão inclui um elemento de circ.

    PI8601997-0

  • Método para decodificar um símbolo de código de barras bidimensional.

    Usando uma câmara com dispositivo de acoplamento de carga (ccd) ou uma câmara com dispositivo de modulação de carga (cmd). A câmera ccd/cmd obtém imagens do símbolo e a imagem é convertida em dados digitais. A localização e orientação do símbolo de código de barras bidimensional é determinada e verificada. Os defeitos e alterações no símbolo são detectados e corrigidos. O símbolo é submetido a uma.

    PI9300174-6

  • Conversão a/d (analógico para digital) de sinais de vídeo utilizando método de amostragem sequencial.

    Patente de invenção "conversão a/d (analógico para digital) de sinais de vídeo utilizando método de amostragem seqúencial" que prover uma alternativa para a aquisição de uma imagem congelada, ou seja parada, por frações de segundo ou período superior, que depende do tempo de conversão do conversor a/d escolhido. O método de amostragem seqúencial é representado pelos pulsos de subamostragem, com fr.

    PI9200926-3

  • Circuito eletrônico para um conversor de análogo para digital de descarga capacitiva.

    "Circuito eletrônico para um conversor de análogo para digital de descarga capacitiva". Um circuito eletrônico para um conversor de análogo para digital de descarga capacitiva para converter a razão de primeiro e segundo sinais análogos em uma representação em código digital usando uma série de ramais de comparador capacitivo paralelos. Cada ramal computando um bit do código digital simultaneament.

    PI9917065-5

  • Unidade acs de alta velocidade para um decodificador viterbi.

    "Unidade acs de alta velocidade para um decodificador viterbi". Sistema desempenhando uma operação borboleta de adição-comparação-seleção (acs - add-compare-select) em uma implementação do algoritmo viterbi. O sistema inclui um primeiro elemento de memória (145) para armazenar uma pluralidade de medidas de estado fonte; um multiplexador (670) o qual é capacitado a selecionar entre um primeiro e um.

    PI0014899-7

  • Método para transmissão de dados e transmissor.

    Patente de invenção de "método para transmissão de dados e transmissor". A presente invenção concerne um método para transmissão de dados em um sistema de transmissão de dados sem fio, onde sinais com uma ou mais taxas de dados e níveis de qualidade são transmitidos simultaneamente. A fim de tornar possível que o transmissor possa transmitir informação no trajeto de transmissão de rádio em diferen.

    PI9510572-7

  • Decodificação viterbi de emissão de listagem com código crc externo para sinal de múltiplas taxas.

    Patente de invenção: decodificação viterbi de emissão de listagem com código crc externo para sinal de múltiplas taxas. Um método e equipamento para a decodificação de um quadro de dados digitais codificados de múltiplas taxas que contém informações redundantes providas para validar a operação de decodificação. Um quadro de dados é recebido contendo bits de informações e bits de checagem de redund.

    PI9809566-8

  • Circuito de processamento de sinal análogo.

    Incluindo tanto um multiplexor de sinal [fig. 1,3(29) Fig. 4] Análogo, quanto um circuito de determinação de alcance em [figs. 1,5 (34) ] Cascata, está adaptado para uso num circuito integrado. O multiplexador tem uma pluralidade de percursos de corrente de entrada (80a; 81b; 82c; 83g) e um percursode corrente de saída (40). Responde a um conjunto de sinais (51,52) codificados de seleção para acop.

    PI8601996-1

  • Conversor análogo-digital por transferência sucessiva de cargas.

    Relacionada a conversores análogo/digitais (4/d) e digitais/analógicos (d/a), constituída por um algorítimo e circuitos que o implementam. Os circuitos elo caracterizados pela utilização de chaves analógicos na transferência de cargas deum capacitor carregado com cargas de referência para outro capacitor carregado com cargasproporcionais ao valor analógico e ser convertido numa seqüência de n esta.

    PI8902625-0

  • Aparelho e método de intercalação / desintercalação para um sistema de comunicação.

    Aparelho e método de intercalação / desintercalação para um sistema de comunicação um dispositivo para a geração de l endereços, os quais são menores em número do que 2^ m^ x n~ g~ endereços virtuais, para a leitura de dados a partir de uma memória de intercalador, na qual l bits de dados são armazenados, o dispositivo incluindo: n~ g~ geradores de pn, cada um incluindo m memórias; um gerador de e.

    PI0006012-7

  • Processo e aparelho para codificação de voz.

    Patente de invenção "processo e aparelho para codificação de voz". Na codificação, na qual um livro de código adaptivo, tal como psi-celp, ou um livro de código fixo é usado na seleção de comutação, a distorção de forma de onda, causada pela seleção do livro de código fixo, é reduzida no caso em que os componentes de frequência de voz de entrada são variados significativamente uma saída de um livr.

    PI9703903-9